materiale di studio, lato sw, per dispositivi di sintesi

Sezione dedicata al linguaggio di descrizione hardware per logiche programmabili

materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 14 Oct 2012, 09:24

direi di raccogliere qui un po' di info su books, feedback degli stessi
suggerimenti, dritte o semplici segnalazioni
Last edited by legacy on 14 Oct 2012, 09:37, edited 1 time in total.
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 14 Oct 2012, 09:25

secondo il mio percorso formativo
l'ideale sono i corsi in erasmus dove fanno Computer Science
fra chi lo insegna, progetti, tutor, dottorandi, etc
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 14 Oct 2012, 09:28

come books posso segnalare

per il Verilog, usato in erasmus: "real world FPGA Design, Ken Coffman" (da Amazon)
chi l'ha scritto non e' un teorico ma uno che ha dovuto sporcarsi le mani non poco
conosce i problemi, conosce gli strumenti, e cerca di raccontare le cose a largo raggio

per VHDL non no mai avuto un book, eccetto "VHDL cookbook"
si puo' scaricare dalla rete, pdf pubblico
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby peter90 » 14 Oct 2012, 11:23

ciao a tutti,
anche io sto cercando dei libri su cui studiare il vhdl.
il problema che sussiste è il solito:
pochi soldi a disposizione per comprare libri che costano abbastanza visto la poca tiratura e gli argomenti specifici.

ci sono dei libri gratuiti o delle buone guide in italiano su cui studiare?

grazie
peter90
 
Posts: 44
Joined: 11 Apr 2012, 19:46

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 14 Oct 2012, 12:40

eh, In italiano e' dura
credo esistano solo sbobinati, o appunti in librerie universitarie come la CLUP
prova un po' a darci un occhio
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 24 Oct 2012, 19:02

questo book ci fu dato in inglese tanto tempo fa prima di partire per l'erasmus
io lo vidi in forma di bozza, roba fotocopiata e rilegata
di cui non si capiva bene la provenienza e nemmeno ci importava
la cosa importante e' che trattava i fondamenti del VHDL!

con grande sorpresa oggi me lo sono trovato in libreria, in italiano
quindi ve lo segnalo, poi valutate voi

* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * *
VHDL PROGETTO DI SISTEMI DIGITALI, Zwolinski Mark
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * *

si il cognome dell'autore sembra suggerire tutto un altro contenuto
ed anche il titolo sembra una di quelle dispsense sbobinate

e allora perche' l'ho preso in consierazione ?

intanto perche' e' scritto in italiano, come mi avete chiesto
poi perche' costa circa 35 euro, anzi 29 euro con la promo da HOEPLI
ed affronta tutti i fondamenti
porte logiche, blocchi combinatori ecc ecc arrivando fino alle sram, dram
proseguendo con molti capitoli di cio' che potremmo definire "chicche da real world"
come la sintesi orientata al collaudo e la generazione di vettori orientati all'errore
qualche accenno di progettazione di sistemi asincroni
c'e' persino una mini discussione sui casotti e risotti che vengono fuori
quando non sono rispettati i tempi di setup ed di hold
perche' e' una tanto banale, che sanno tutti, quanto errore comune che sfugge sempre (a me sopratutto)
e non manca nemmeno una parentesi sulla metastabilita'
con tanto di rivelazione scandalo sul perche' VHDL su questo aspetto sia debole

racconta anche qualcosa sulla teoria che sta alla base della simulazione
non sui tool dei vari signor Altera o signor Xilix, quanto alle problematiche comuni che stan sotto
e per finire da una spolverata rapida
di concetti ed idee per l'interfacciamento con il mondo analogico
tra cui i PLL che per me sono vitali !

tanta roba, tanta carne alla brace per sole 380 pagine (se le ho contate tutte), di cui anche esempi di codice
va da se che molti argomenti saranno anche trattati in modo superficiale, quantomeno viene detto l'essenziale

pero', per me, per quel che costa e per quel che tratta, direi che e' un ottimo riferimento

enjoy :D
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30

Re: materiale di studio, lato sw, per dispositivi di sintesi

Postby legacy » 25 Oct 2012, 10:26

grazie alla segnalazione di DeLuca!

Le posso consigliare un testo, secondo me tra i più interesanti da tenere sempre a portata di mano sulla scrivania

* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * *
Volnei A. Pedroni "DIGITAL ELECTRONICS AND DESIGN WITH VHDL"
* * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * *


al paragrafo 16 una buona discussione sulle memorie volatili in particolare le SDRAM da cui potrà trarre aiuto per la risoluzione delle problematiche legate alla loro interfaccia e temporizzazione.

16.1 Memory Types
16.2 Static Random Access Memory (SRAM)
16.3 Dual and Quad Data Rate (DDR, QDR) SRAMs
16.4 Dynamic Random Access Memory (DRAM)
16.5 Synchronous DRAM (SDRAM)
16.6 Dual Data Rate (DDR, DDR2, DDR3) SDRAMs
16.7 Content-Addressable Memory (CAM) for Cache Memories
legacy
 
Posts: 862
Joined: 12 Mar 2012, 11:30


Return to VHDL x FPGA

Who is online

Users browsing this forum: No registered users and 4 guests

cron