schema a blocchi da capire

Sezione dedicata al linguaggio di descrizione hardware per logiche programmabili

schema a blocchi da capire

Postby alfo84 » 07 Sep 2013, 19:37

Salve, dovrei simulare in vhdl lo schema in allegato. Il problema è che il blocco Z^-1 (penso sia un blocco di ritardo elementare) non so come scriverlo in vhdl, (dovrei utilizzare un flip-flop e se è si quale tipo?). C' è poi un altro blocco, un triangolino con all'interno un coefficiente, si tratta di un moltiplicatore per una costante? Se è cosi come faccio a scriverlo in vhdl, dovrei sempre utilizzare un moltiplicatore?

Vi ringrazio in anticipo per l'aiuto. Buona serata a tutto il forum
Attachments
schema a blocchi.png
Schema a blocchi (ho inserito solo una parte dello schema)
schema a blocchi.png (7.58 KiB) Viewed 2720 times
alfo84
 
Posts: 42
Joined: 06 Sep 2013, 12:51

Re: schema a blocchi da capire

Postby Leonardo » 07 Sep 2013, 21:14

Lo schema è un FIR in forma diretta, lo puoi anche implementare più efficacemente in forma trasposta.

Z^-1 è un elemento di ritardo che puoi implementare con dei flip-flop, i flip-flop D vanno più che bene
C(i) sono i coefficienti da moltiplicare che devi calcolare in base a cosa vuoi ottenere

Un link che può tornarti utile: http://vhdl.pbworks.com/w/page/4302817/Ricerca%3A%20i%20filtri%20digitali

Leonardo
Il mio blog di elettronica: http://electro-logic.blogspot.it
User avatar
Leonardo
 
Posts: 502
Joined: 29 May 2013, 22:31
Location: Parma

Re: schema a blocchi da capire

Postby alfo84 » 08 Sep 2013, 07:01

Grazie dell'aiuto. Con i tuoi consigli mi viene tutto più facile.
Buona domenica.

Alfo
alfo84
 
Posts: 42
Joined: 06 Sep 2013, 12:51


Return to VHDL x FPGA

Who is online

Users browsing this forum: No registered users and 3 guests

cron