Page 1 of 1

schema a blocchi da capire

PostPosted: 07 Sep 2013, 19:37
by alfo84
Salve, dovrei simulare in vhdl lo schema in allegato. Il problema è che il blocco Z^-1 (penso sia un blocco di ritardo elementare) non so come scriverlo in vhdl, (dovrei utilizzare un flip-flop e se è si quale tipo?). C' è poi un altro blocco, un triangolino con all'interno un coefficiente, si tratta di un moltiplicatore per una costante? Se è cosi come faccio a scriverlo in vhdl, dovrei sempre utilizzare un moltiplicatore?

Vi ringrazio in anticipo per l'aiuto. Buona serata a tutto il forum

Re: schema a blocchi da capire

PostPosted: 07 Sep 2013, 21:14
by Leonardo
Lo schema è un FIR in forma diretta, lo puoi anche implementare più efficacemente in forma trasposta.

Z^-1 è un elemento di ritardo che puoi implementare con dei flip-flop, i flip-flop D vanno più che bene
C(i) sono i coefficienti da moltiplicare che devi calcolare in base a cosa vuoi ottenere

Un link che può tornarti utile: http://vhdl.pbworks.com/w/page/4302817/Ricerca%3A%20i%20filtri%20digitali

Leonardo

Re: schema a blocchi da capire

PostPosted: 08 Sep 2013, 07:01
by alfo84
Grazie dell'aiuto. Con i tuoi consigli mi viene tutto più facile.
Buona domenica.

Alfo